甬矽电子:关于本次募集资金投向属于科技创新领域的说明(修订稿)
公告时间:2024-12-11 19:03:26
证券代码:688362 证券简称:甬矽电子
甬矽电子(宁波)股份有限公司
Forehope Electronic (Ningbo)Co.,Ltd.
(浙江省余姚市中意宁波生态园兴舜路 22 号)
关于本次募集资金投向属于科技创新领域
的说明
(修订稿)
二〇二四年十二月
甬矽电子(宁波)股份有限公司(以下简称“甬矽电子”或“公司”)根据《上市公司证券发行注册管理办法》等相关规定,对公司本次募集资金投向是否属于科技创新领域进行了客观、审慎评估,制定了《甬矽电子(宁波)股份有限公司关于本次募集资金投向属于科技创新领域的说明(修订稿)》(以下简称“本说明”)。
本说明中如无特别说明,相关用语具有与《甬矽电子(宁波)股份有限公司向不特定对象发行可转换公司债券预案(修订稿)》中相同的含义。
一、公司的主营业务
公司主要从事集成电路的封装和测试业务,下游客户主要为集成电路设计企业,产品主要应用于射频前端芯片、AP 类 SoC 芯片、触控芯片、WiFi 芯片、蓝牙芯片、MCU 等物联网芯片、电源管理芯片、计算类芯片等。
公司 2017 年 11 月设立,从成立之初即聚焦集成电路封测业务中的先进封装
领域,车间洁净等级、生产设备、产线布局、工艺路线、技术研发、业务团队、客户导入均以先进封装业务为导向。报告期内,公司全部产品均为 QFN/DFN、WB-LGA、WB-BGA、Hybrid-BGA、Hybrid-LGA、FC-LGA、FC-CSP、FC-BGA、WLCSP 等中高端先进封装形式,并在系统级封装(SiP)、高密度细间距凸点倒装产品(FC 类产品)、大尺寸/细间距扁平无引脚封装产品(QFN/DFN)等先进封装领域具有较为突出的工艺优势和技术先进性。
公司为了保持先进封装技术的先进性和竞争优势,在技术研发和产品开发布局上,一方面注重与先进晶圆工艺制程发展趋势相匹配,另一方面注重以客户和市场需求导向为目标。结合半导体封测领域前沿技术发展趋势,以及物联网、5G、人工智能、大数据等应用领域对集成电路芯片的封测需求,公司陆续完成了倒装和焊线类芯片的系统级混合封装技术、7-14 纳米晶圆倒装技术、大尺寸高密度倒装技术、晶圆凸点(Bumping)技术、先进晶圆级封装方案设计/仿真技术、晶圆重布线(RDL)技术、系统级封装电磁屏蔽(EMIShielding)等技术的开发,并成功实现稳定量产。同时,公司还在积极开发扇出型晶圆级封装技术、多维异构集成技术等,为公司未来业绩可持续发展积累了较为深厚的技术储备。
凭借稳定的封测良率、灵活的封装设计实现性、不断提升的量产能力和交付
及时性,公司获得了集成电路设计企业的广泛认可,并同众多知名设计公司缔结了良好的合作关系。报告期内,公司与恒玄科技(688608)、晶晨股份(688099)、富瀚微(300613)、联发科(2454.TW)、北京君正(300223)、汇顶科技(603160)、韦尔股份(603501)、唯捷创芯(688153)、深圳飞骧、翱捷科技(688220)、锐石创芯、昂瑞微、星宸科技(301536)等行业内知名芯片企业建立了合作关系,并多次获得客户授予的最佳供应商等荣誉。
二、本次募集资金投向方案
本次向不特定对象发行可转换公司债券的募集资金总额不超过 116,500.00万元(含本数),扣除发行费用后的募集资金净额将用于投入以下项目:
序号 项目名称 投资总额 拟投入募集资金金额
1 多维异构先进封装技术研发及产业化项 146,399.28 90,000.00
目
2 补充流动资金及偿还银行借款 26,500.00 26,500.00
合计 172,899.28 116,500.00
在本次发行可转换公司债券募集资金到位之前,公司将根据募集资金投资项目实施的重要性、紧迫性等实际情况先行投入自有或自筹资金,并在募集资金到位后按照相关法律、法规规定的程序予以置换。
如本次发行实际募集资金(扣除发行费用后)少于拟投入本次募集资金总额,公司董事会将根据募集资金用途的重要性和紧迫性安排募集资金的具体使用,不足部分将通过自有资金或自筹方式解决。在不改变本次募集资金投资项目的前提下,公司董事会可根据项目实际需求,对上述项目的募集资金投入顺序和金额进行适当调整。
三、本次募集资金投资项目的必要性和可行性分析
(一)多维异构先进封装技术研发及产业化项目
1、项目概况
本项目总投资额为 146,399.28 万元,拟使用募集资金投资额为 90,000.00 万
元。届时将购置临时健合设备、机械研磨设备、化学研磨机、干法刻硅机、化学气相沉积机、晶圆级模压机、倒装贴片机、助焊剂清洗机、全自动磨片机等先进的研发试验及封测生产设备,同时引进行业内高精尖技术、生产人才,建设与公司发展战略相适应的研发平台及先进封装产线。
本次募投项目实施地点位于公司二期工厂,厂房采用“EPC+F”方式由相关方代为建设,公司已与建设方签署长期租赁协议,并可根据自身需求择机进行回购。
项目建成后,公司将开展“晶圆级重构封装技术(RWLP)”、“多层布线连接技术(HCOS-OR)”、“高铜柱连接技术(HCOS-OT)”、“硅通孔连接板技术(HCOS-SI)”和“硅通孔连接板技术(HCOS-AI)”等方向的研发及产业化,并在完全达产后形成年封测扇出型封装(Fan-out)系列和 2.5D/3D 系列等多维异构先进封装产品 9 万片的生产能力。本项目的实施将进一步深化公司在先进封装领域的业务布局,持续提升公司核心竞争力。
2、项目实施主体
本项目实施主体为甬矽半导体(宁波)有限公司,位于浙江省宁波市滨海大道 60 号,系公司控股子公司。
3、项目实施的必要性
(1)数据中心、汽车、AI 等行业对芯片的需求持续上涨,芯片封装产业迎来新增量
在集成电路芯片应用市场,高算力应用芯片如高性能服务器(HPC)和自动驾驶(ADAS)已逐渐取代手机和个人电脑,成为下个阶段半导体行业持续增长的主要驱动力。以台积电为例,其 2023 年 3 季度销售收入中,智能手机类产品占比 39%,高性能服务器(HPC)类产品占比 42%,高性能算法芯片收入占比第一次超过智能手机产品。一方面,随着计算机大数据和云计算应用渗透率的提升,我国数据中心发展迅速。2018 年我国在用数据中心机架规模为 226 万架,大型
以上规模为 167 万架;2022 年我国在用数据中心机架规模扩大至 670 万架,其
中大型以上规模增长至 540 万架,复合增长率均超过 30%,大型以上占比为 80%。
另一方面,大模型和生成式人工智能的发展显著拉动了高算力服务器市场的增长。随着 ChatGPT、Sora 等生成式人工智能在技术上实现了显著突破,国内外诸多互联网头部企业及研究机构纷纷宣布在生成式人工智能领域进行产业布局,国产大模型进入集中发布区。生成式人工智能和大模型已成为智能算力芯片市场最重要的增长点。以 ChatGPT 模型为例,公开数据显示,其所使用的 GPT-3 大型模型所需训练参数量为 1750 亿,算力消耗为 3640PF-days(即每秒运算一千万次,运
行 3640 天),需要至少 1 万片 GPU 提供支撑。根据市场调研机构 IDC 预测,全
球人工智能硬件市场(服务器)规模将从 2022 年的 195 亿美元增长到 2026 年的
347 亿美元,五年年复合增长率达 17.3%;我国 2023 年人工智能服务器市场规模
达到 91 亿美元,同比增长 82.5%,2027 年将达到 134 亿美元,五年年复合增长
率达 21.8%。
面对集成电路芯片行业下游需求变化趋势,公司作为国内中高端先进封装主要供应商之一,有必要充分把握行业发展机遇,通过实施本项目来提升公司高端晶圆级封装研发和产业化能力,更好的满足市场需求。
(2)多维异构封装技术在高算力芯片领域优势显著
长期以来,主流系统级单芯片(SoC)都是将多个负责不同计算任务的计算单元,通过光刻的形式制作到同一片晶粒上。然而,随着晶圆制程先进度的提升,系统级单芯片的实施成本大幅上升:一方面,先进制程晶圆的研发成本不断增加,
随着制程从 28nm 制程演变到 5nm,单次的研发投入从 5000 万美元增至 5 亿美
元以上;另一方面,先进制程芯片的良率随着晶粒面积增加而大幅下降,根据模型估算,面积 150mm2的中大型晶粒的良率约为 80%,而 700mm2以上的超大型晶粒的良率只有 30%左右。在这种情况下,小芯片(或小芯粒)组技术(Chiplet)成为集成电路行业突破晶圆制程桎梏的重要技术方案。同将全部功能集中在一颗晶粒上相反,Chiplet 方案是将大型系统级单芯片划分为多个功能相同或者不同的小晶粒,每颗晶粒都可以选择与其性能相适应的晶圆制程,再通过多维异构封装技术实现晶粒之间互联,在降低成本的同时获得更高的集成度。因此,多维异构封装技术是实现 Chiplet 的技术基石,其主要包括硅通孔技术(TSV)、扇出型封装(Fan-Out)、2.5D/3D 封装等核心技术。
在高算力芯片领域,采用多维异构封装技术的 Chiplet 方案具有显著优势:首先,Chiplet 缩小了单颗晶粒的面积,提升了整体良率、降低了成产成本,同时降低了高算力芯片对先进晶圆制程的依赖;其次,采用 Chiplet 方案的算力芯片升级时可只升级核心晶粒,非核心部分沿用上一代设计,大幅缩短芯片开发周期;最后,Chiplet 可以采用同质扩展的方式,通过对计算核心“堆料”的方式,迅速突破芯片面积限制,达到更高算力。
综上所述,多维异构封装技术作为实现 Chiplet 方案的核心技术,是先进封装企业未来取得市场竞争优势的关键。本项目有利于公司把握技术发展趋势,布局前沿赛道,持续提升公司的核心竞争力。
(3)符合国家政策和产业发展趋势
Chiplet 的设计方案一般分为两种:一种是按照不同功能将原先集成在一枚大尺寸晶粒上的模块拆分为数枚小晶粒;另外一种是把具备完整功能的小晶粒集合起来,实现性能和算力的增长。但无论那种方案,都可一定程度上降低成品芯片对先进晶圆制程的依赖,通过封装技术把多枚采用中端制程生产的晶粒组合在一起,并得到优于单制程 SoC 芯片的效果。现阶段,我国大陆地区先进晶圆制程同发达国家和地区还存在一定差距,基于多维异构封装技术的 Chiplet 解决方案是我国集成电路产业提升国产化水平、实现产业突破、实现产业链自主可控的重要途径。2022 年 12 月,我国首个《小芯片接口总线技术要求》团体标准正式通过工信部中国电子工业标准化技术协会的审定并发布,为我国自主开发 Chiplet方案奠定了基础。根据广东省半导体行业协会的《集成电路行业专题报告:先进制程贴近极限,Chiplet 迎来黄金发展期》,目前我国芯片企业已自主研发出基于12nm 制程采用 Chiplet 架构的算力芯片。多维异构封装技术符合国家集成电路政策和产业技术发展趋势。
本项目实施后,公司将购进一系列先进研发和生产设备,使公司